⚝
One Hat Cyber Team
⚝
Your IP:
216.73.216.8
Server IP:
97.74.87.16
Server:
Linux 16.87.74.97.host.secureserver.net 5.14.0-503.38.1.el9_5.x86_64 #1 SMP PREEMPT_DYNAMIC Fri Apr 18 08:52:10 EDT 2025 x86_64
Server Software:
Apache
PHP Version:
8.2.28
Buat File
|
Buat Folder
Eksekusi
Dir :
~
/
usr
/
share
/
locale
/
de
/
LC_MESSAGES
/
View File Name :
opcodes.mo
������������t������������)�����)��J���)��4���f)��3����)��7����)��x���*��3����*�������*��0���N+��H���+��t����+������=,�������,��[���X-�������-������C.��[����.������,/�������/������K0�������0��(���j1��(����1��(����1��/����1��1���2��B���G2��%����2��%����2��1����2��.���3��?���73��<���w3��?����3��C����3��(���84��(���a4��2����4��E����4��1���5��1���55��9���g5��1����5��?����5��(���6��)���<6��.���f6������6��"����6��%����6��/����6��.���7��$���J7�����o7������7�� ����7������7������7������7������7�����8�� ���8�� ���'8�����18�� ���M8�����W8�����r8�����y8������8������8������8������8������8������8�����9��(���"9�����K9�����c9�����u9������9������9������9������9������9�����:�����%:�����=:�����R:�����l:������:������:������:������:������:������:��F��� ;�� ���T;�����u;��;����;������;������;�����<�����$<�����6<��=���U<��&����<������<������<��$����<��"���=��*���.=�����Y=��-���q=������=������=��3����=��#���>�����3>�����R>�� ���e>��D���p>��C����>��+����>��&���%?��%���L?��)���r?��%����?��!����?��!����?��$���@�����+@�����B@��8���Y@������@��"����@������@������@������@�����A�����!A�����7A�����MA��!���eA������A��'����A��'����A������A��7��� B�����BB��W���YB��}����B��P���/C��4����C��k����C��t���!D��B����D������D��9����D��C���0E��7���tE��;����E��R����E��R���;F��/����F������F��"����F��#����F����� G�����=G��-���VG��(����G������G������G��!����G��5����G��&���5H��'���\H��/����H��)����H��/����H�����I��b���,I��.����I������I������I������I����� J��!���J�����AJ�����ZJ��!���vJ��%����J������J��<����J�����K��#���.K��2���RK��"����K��*����K��+����K�� ����K����� L�����?L�����ZL��3���oL��/����L������L������L�����M����� M�� ���9M�����ZM�����sM��+����M������M������M��%����M��$���N�����5N��0���PN��#����N��*����N��%����N��#����N��7���O��!���RO�� ���tO��=����O��!����O��5����O��"���+P��+���NP�� ���zP�� ����P�� ����P������P������P��+���Q��2���BQ��2���uQ��)����Q������Q������Q��)����Q��!���)R��'���KR��'���sR��'����R������R������R������R����� S�����S�����-S�����ES�����`S�����vS������S������S������S������S�����T�����T��"���6T�����YT��"���iT������T������T������T������T������T��!���U��E���=U��'����U������U������U������U��1���V��9���6V��)���pV��:����V��<����V��]���W��4���pW��8����W��?����W��A���X��b���`X��;����X��=����X��^���=Y��:����Y��<����Y��]���Z��=���rZ��;����Z��=����Z��^���*[��=����[��?����[��`���\��;���h\��=����\��^����\��;���A]��=���}]��^����]��;���^��=���V^��^����^��:����^��<���._��]���k_��9����_��;���`��\���?`��;����`��=����`��^���a��)���ua��#����a��9����a��9����a��?���7b��?���wb��3����b��9����b��?���%c��?���ec��<����c��>����c��_���!d��@����d��B����d��c���e�� ���ie��6����e������e������e������e�� ����e�����f�����7f�����Tf�����gf������f������f������f��%����f������f�����g�����g��2���"g��0���Ug��+����g��.����g��1����g�����h�����1h��%���Bh�����hh�����~h��(����h��%����h��&����h����� i��&���"i�� ���Ii�����ji�����i��)����i��%����i������i�����j�����j��&���*j�����Qj�����mj������j��&����j��5����j������j������j����� k��!���"k�����Dk��;���Uk������k�� ����k��$����k��%����k��+���l��/���1l��+���al������l������l��&����l������l��2����m��2���3m��2���fm��4����m��,����m�� ����m��9��� n��F���Cn��4����n������n��)����n�����o�����o��(���1o�����Zo��;���yo��/����o��&����o��"���p�����/p��!���Kp�� ���mp������p������p������p������p������p������q�����q�����)q�����=q�����Qq�����eq��(���yq��%����q������q������q������q��4���r��!���@r��+���br������r��'����r������r������r����� s�����s�����7s�����Ts��%���ps������s������s��5����s��&����s��'���"t�����Jt��-���jt��;����t��/����t�� ���u�����u�����+u�����3u�����Cu��%���Su�����yu������u������u������u��#����u�����v��(���v��$���=v��"���bv��-����v��$����v�� ����v������v�����w��#���1w��"���Uw��"���xw�� ����w������w������w������w�����x��%��� x�����Fx�����bx������x������x������x�����{z��T���}z��/����z��=���{��5���@{������v{��5����{������2|��/����|��F���}��z���N}�������}������r~��q����������������0���q���Հ������G����������������������C���,������,������,���L���4���y���6�������G������+���-���+���Y���+�������(�������<���څ��G������<���_���D�������.������.������7���?���J���w���6�����+�������3���%���+���Y���C�������.���Ɉ��/�������7���(������`���&���o���)�������?�������>�������-���?��� ���m���������� ��������������#�������#���ڊ��.�������.���-������\������h������t����������������� �������/���Nj������������������������2������P������i����������/����������ӌ��������������%���$���$���J������o����������*����������ʍ�����������������������;������Z������o��������������������Ǝ��4������W������/���p���-�������[���Ώ�����*���(���E���'���n����������3�������c������*���D��� ���o��� ���}���(�������'���Ǒ��?���������/���4���M���)�������-�������E���ڒ��*��� ���%���K������q��� �������_�������]�������1���U���,�������?�������C������?���8���;���x���;�������>���������/������I���B���c���+�������5���Җ����������� ������8������S������n����������#�������)���ȗ��"������7������7���M����������;�������V���ޘ��M���5�����������Z������>���w���������������@���J���ћ��������F���3���A���z���5�������9������Q���,���_���~���+���ޝ����� ���+���&���,���R���$������2�������.���מ��&������-���-������[���+���y���=�������+������,������-���<���$���j���A�������(���Ѡ��x�������1���s��������������������ޡ���������'������ ���;���+���\���0�������<��������������I��� ���+���T���1�������=�������7������E���(���-���n���(�������*���Ť��"������������L���3���J�������%���˥��������������1���(���=���Z���1������� ���ʦ��Q������3���=���"���q���+�������*�������#������9������,���I���)���v���*�������.���˨��K�������7���F���%���~���\�������(������M���*���7���x���@�������9������9���+���9���e���8����������ث��,������3��� ���3���T���*�����������������̬��-������������.���/���.���^���.�������!�������"���ޭ��"���������$������8������K���!���b���-�������8�������:������:���&���:���a���:����������ׯ��/������+������ ���C���)���N���,���x���/����������հ��������)��� ���#���3���O���W���*����������ұ��������������1���+���9���]���)�������:�������<�������]���9���4�������8���̳��?������A���E���b�������;������=���&���^���d���:���õ��<�������]���;���=�������;�����=������^���Q���=�������?������`���.���;�������=���˸��^��� ���;���h���=�������^������;���A���=���}���^�������:������<���U���]�������9������;���*���\���f���;���ü��=�������^���=���)�������#���ƽ��9������9���$���?���^���?�������3�����9������?���L���?�������<���̿��>��� ���_���H���@�������B������c���,���!�������<����������������������#���"���9������\��� ���{�������������������������������%������-���(������V������r����������7�������5�������/��� ���3���9���1���m���'��������������(�������������������,���4���1���a���*��������������.�������,��� ������6������O���9���k���,������������������������ ���/������ ���O���0���p����������)�������L����������0������@������W���"���m����������>�������.������� ������"������/���B���:���r���=�������1�������������&���9���0���`����������N�������N�������N���F���Q�������5�������������L���/���V���|���H������� ������4���=������r���(�������$�������/�������J�������*���J���)���u���1�������'�������/�������#���)������M������c������|����������������������������������������� ������������5���.���K���6���z����������#�������*�������>������#���N���F���r���)�������&���������� ���-���)��� ���W���!���e���!������� �������-��������������������G���2���6���z���8��������������9��� ���<���C���:��������������&������� ����������������� ���(���������E���"���^��� �������$�������)��������������&��� ���"���1���"���T���,���w���"���������������������$�������)������(���@���(���i���?������� �������!�������/������/���E���2���u���-�������8��������������������������j�������������������������j������������������V����������������������������������������t��l�������.��s��t�����������I��������������/������5�������p��������������������������������U������=�����������������)��M�������������H���n������������F����������Z��a��������������i����������\����������^������������C���������q������p���G�����d���4���������������������:��!��a�������,�����������������<��������������G���v���~��P��9�����������������K��������������,������������������o���&�����������������������������W������S������������������T�������������Y������Q������������D���E�����������L�������������������������2����������������������O�������������h������ ����������L������#��� ���v��r���Y����������������������n����������������k��������������U�������������������������������������������������������!����������b���r������@��X����������u��C������s���-��]���������������������R�����������]����������������� ������.�����������������I�������������+����������M�����������������������������m�����l��Q��� ����������|��������������k�������������0���m���X���c������������������_������������������������V���������������������������������������������}�����������������������������������������������Z���������������"��������������x����������K������z�����7�����������'��������\����������������������������������������������������_���N��$���������������`��1������)�������f�������T�������������������y��E��������&�������A�����������;������{�����������%��������������9����������������������������|����������������������������������������J���=�����[���d�������������N�����������������������������<������������/���e���o������w��2����������������������6���W���'�����������5������f������������� ���^���e����q�������������*��>����������4���;���y������������1�������J��������@����������>��x��#������[���������������������(��������������������������������(�������������������������D�������������O�������A�� ��H�����b��7��������������c���������~��������������i����������������������� ������g���������?������F�����������������"������-����������������h�����u���������������B������ ��3��������P������?���8����8�������������6�������������+���0������S���������������������%����������������*����������`�����������������������:�����������}�������������������������������������������{�����������������$��w��������������3�������������������z��B���������������������g�������R��� � For the options above, the following values are supported for "%s": � aliases Do print instruction aliases. � debug_dump Temp switch for debug trace. � no-aliases Don't print instruction aliases. � no-aliases Disassemble only into canonical instructions, rather than into pseudoinstructions. � no-notes Don't print instruction notes. � no-pc Don't print program counter prefix. ctx4 Force disassembly using 4-context mode. ctx8 Force 8-context mode, takes precedence.� notes Do print instruction notes. � numeric Print numeric register names, rather than ABI names. � priv-spec=PRIV Print the CSR according to the chosen privilege spec (1.9, 1.9.1, 1.10, 1.11). � The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � The following ARC specific disassembler options are supported for use with -M switch (multiple options should be separated by commas): � The following ARM specific disassembler options are supported for use with the -M switch: � The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � The following NFP specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � The following PPC specific disassembler options are supported for use with the -M switch: � The following RISC-V-specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): � Warning: disassembly may be wrong due to guessed opcode class choice. Use -M<class[,class]> to select the correct opcode class(es). � addr16 Assume 16bit address size � addr32 Assume 32bit address size � addr64 Assume 64bit address size � amd64 Display instruction in AMD64 ISA � att Display instruction in AT&T syntax � att-mnemonic Display instruction in AT&T mnemonic � data16 Assume 16bit data size � data32 Assume 32bit data size � dpfp Recognize FPX DP instructions. � dsp Recognize DSP instructions. � fpud Recognize double precision FPU instructions. � fpuda Recognize double assist FPU instructions. � fpus Recognize single precision FPU instructions. � hex Use only hexadecimal number to print immediates. � i386 Disassemble in 32bit mode � i8086 Disassemble in 16bit mode � intel Display instruction in Intel syntax � intel-mnemonic Display instruction in Intel mnemonic � intel64 Display instruction in Intel64 ISA � nps400 Recognize NPS400 instructions. � quarkse_em Recognize FPU QuarkSE-EM instructions. � spfp Recognize FPX SP instructions. � suffix Always display instruction suffix in AT&T syntax � x86-64 Disassemble in 64bit mode �# internal error, undefined modifier (%c)�# internal error, undefined operand in `%s %s'�$<undefined>�%d unused bits in i386_cpu_flags. �%d unused bits in i386_operand_type. �%dsp16() takes a symbolic address, not a number�%dsp8() takes a symbolic address, not a number�%s: %d: missing `)' in bitfield: %s �%s: %d: unknown bitfield: %s �%s: Error: �%s: Warning: �%s: error: �'LSL' operator not allowed�'ROR' operator not allowed�(DP) offset out of range.�(SP) offset out of range.�(unknown)�*illegal*�*unknown operands type: %d*�*unknown*�, <invalid CRC operator>, �.<bad>�21-bit offset out of range�64-bit address is disabled�<bad>�<function code %d>�<illegal instruction>�<illegal precision>�<illegal reg num>�<internal disassembler error>�<internal error in opcode table: %s %s> �<invalid CC-reg number>�<invalid branch>[�<invalid cacheop number>�<invalid cmd action %d:%d:%d>[]�<invalid cmd target %d:%d:%d>[]�<invalid condition code>�<invalid flag>�<invalid float-CC-reg number>�<invalid opsize>�<invalid prefop number>�<invalid reg number>�<invalid register number>�<invalid s-reg number>�<invalid size>�<invalid v-reg number>�<invalid_instruction>:�<unknown register %d>�ABORT: unknown operand�Address 0x%s is out of bounds. �An error occured while generating the extension instruction operations�Assume all insns are Thumb insns�Attempt to find bit index of 0�BO value implies no branch hint, when using + or - modifier�Bad immediate expression�Bad register in postincrement�Bad register in preincrement�Bad register name�Biiiig Trouble in parse_imm16!�Bit number for indexing general register is out of range 0-15�Byte address required. - must be even.�CpuMax != %d! �Disassemble "register" names�Disassemble in ESA architecture mode�Disassemble in z/Architecture mode�Don't know how to specify # dependency %s �Don't understand 0x%x �Enable CDE extensions for coprocessor N space�Error processing section %u �Error: read from memory failed�Examine preceding label to determine an insn's type�File has invalid ME-Config section.�File has no ME-Config section.�GPR odd is illegal�Hmmmm 0x%x�IC note %d for opcode %s (IC:%s) conflicts with resource %s note %d �IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d �IC:%s [%s] has no terminals or sub-classes �IC:%s has no terminals or sub-classes �Immediate is out of range -128 to 127�Immediate is out of range -32768 to 32767�Immediate is out of range -512 to 511�Immediate is out of range -7 to 8�Immediate is out of range -8 to 7�Immediate is out of range 0 to 65535�Invalid NFP option: %s�Invalid size specifier�LP_COUNT register cannot be used as destination register�Label conflicts with `Rx'�Label conflicts with register name�Missing '#' prefix�Missing '.' prefix�Missing 'pag:' prefix�Missing 'pof:' prefix�Missing 'seg:' prefix�Missing 'sof:' prefix�Name well-known globals�No relocation for small immediate�Not a pc-relative address.�Only $sp or $15 allowed for this opcode�Only $tp or $13 allowed for this opcode�Operand is not a symbol�Operand out of range. Must be between -32768 and 32767.�Please report this bug�Print CP0 register and HWR names according to specified architecture.�Print CP0 register names according to specified architecture. Default: based on binary being disassembled. �Print FPR names according to specified ABI. Default: numeric. �Print GPR and FPR names according to specified ABI. �Print GPR names according to specified ABI. Default: based on binary being disassembled. �Print HWR names according to specified architecture. Default: based on binary being disassembled. �Print unknown instructions according to length from first two bits�Recognize MSA instructions. �Recognize the Global INValidate (GINV) ASE instructions. �Recognize the Loongson Content Address Memory (CAM) instructions. �Recognize the Loongson EXTensions (EXT) instructions. �Recognize the Loongson EXTensions R2 (EXT2) instructions. �Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions. �Recognize the eXtended Physical Address (XPA) ASE instructions. �Recognize the virtualization ASE instructions. �Register list is not valid�Register must be between r0 and r7�Register must be between r8 and r15�Register number is not valid�SR/SelID is out of range�SVE `movprfx' compatible instruction expected�SVE instruction expected after `movprfx'�SelID is out of range�Select raw register names�Select register names used by GCC�Select register names used in ARM's ISA documentation�Select register names used in the APCS�Select register names used in the ATPCS�Select special register names used in the ATPCS�Small operand was not an immediate number�Special purpose register number is out of range�Syntax error: No trailing ')'�The following WebAssembly-specific disassembler options are supported for use with the -M switch: �The percent-operator's operand is not a symbol�UIMM = 00000 is illegal�UIMM values >15 are illegal�UIMM values >7 are illegal�Unknown error %d �Use canonical instruction forms. �VSR overlaps ACC operand�Value is not aligned enough�Value of A operand must be 0 or 1�W keyword invalid in FR operand slot.�W register expected�Warning: disassembly unreliable - not enough bytes available�Warning: illegal as 2-op instr�Warning: illegal as emulation instr�Warning: reserved use of A/L and B/W bits detected�Warning: rsrc %s (%s) has no chks �Warning: rsrc %s (%s) has no chks or regs �Warning: unrecognised CALLA addressing mode�accepted values are from -1 to 6�address register in load range�address writeback expected�assertion fail %s:%d�attempt to set 'at' bits when using + or - modifier�attempt to set y bit when using + or - modifier�bad case %d (%s) in %s:%d�bad instruction `%.50s'�bad instruction `%.50s...'�bit,base is out of range�bit,base out of range for symbol�branch operand unaligned�branch to odd offset�branch value not in range and to odd offset�branch value out of range�byte relocation unsupported�can't create i386-init.h, errno = %s �can't create i386-tbl.h, errno = %s �can't find %s for reading �can't find i386-reg.tbl for reading, errno = %s �can't find ia64-ic.tbl for reading �cannot use odd number destination register�cannot use odd number source register�cde coprocessor not between 0-7: %s�cgen_parse_address returned a symbol. Literal required.�class %s is defined but not used �coproc must have an argument: %s�coprocN argument takes options "generic", "cde", or "CDE": %s�displacement value is not aligned�displacement value is not in range and is not aligned�displacement value is out of range�don't know how to specify %% dependency %s �dsp:16 immediate is out of range�dsp:20 immediate is out of range�dsp:24 immediate is out of range�dsp:8 immediate is out of range�expected 16, 32 or 64 in�expecting got relative address: got(symbol)�expecting got relative address: gotoffhi16(symbol)�expecting got relative address: gotofflo16(symbol)�expecting gp relative address: gp(symbol)�extend operator expected�extraneous register�first register of the range should be r13�floating-point immediate expected�floating-point value must be 0.0 or 1.0�floating-point value must be 0.5 or 1.0�floating-point value must be 0.5 or 2.0�illegal L operand value�illegal PL operand value�illegal WC operand value�illegal bitmask�illegal id (%d)�illegal immediate value�illegal use of parentheses�imm10 is out of range�imm:6 immediate is out of range�immediate is out of range 0-7�immediate is out of range 1-2�immediate is out of range 1-8�immediate is out of range 2-9�immediate offset�immediate out of range�immediate too big for element size�immediate value�immediate value cannot be register�immediate value is out of range�immediate value out of range�immediate zero expected�incompatible L operand value�index register in load range�index register xzr is not allowed�instruction opens new dependency sequence without ending previous one�insufficient data to decode instruction�internal disassembler error�internal error: bad insn unit�internal error: bad major code�internal error: bad sparc-opcode.h: "%s" == "%s" �internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx �internal error: bad vliw->next_slot value�internal error: bpf_cgen_cpu_open: no endianness specified�internal error: bpf_cgen_cpu_open: unsupported argument `%d'�internal error: bpf_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: broken opcode descriptor for `%s %s'�internal error: don't know how to handle parsing results�internal error: epiphany_cgen_cpu_open: no endianness specified�internal error: epiphany_cgen_cpu_open: unsupported argument `%d'�internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: fr30_cgen_cpu_open: no endianness specified�internal error: fr30_cgen_cpu_open: unsupported argument `%d'�internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: frv_cgen_cpu_open: no endianness specified�internal error: frv_cgen_cpu_open: unsupported argument `%d'�internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: immediate() called with invalid byte count %d�internal error: ip2k_cgen_cpu_open: no endianness specified�internal error: ip2k_cgen_cpu_open: unsupported argument `%d'�internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: iq2000_cgen_cpu_open: no endianness specified�internal error: iq2000_cgen_cpu_open: unsupported argument `%d'�internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: lm32_cgen_cpu_open: no endianness specified�internal error: lm32_cgen_cpu_open: unsupported argument `%d'�internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: m32c_cgen_cpu_open: no endianness specified�internal error: m32c_cgen_cpu_open: unsupported argument `%d'�internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: m32r_cgen_cpu_open: no endianness specified�internal error: m32r_cgen_cpu_open: unsupported argument `%d'�internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: mep_cgen_cpu_open: no endianness specified�internal error: mep_cgen_cpu_open: unsupported argument `%d'�internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: mt_cgen_cpu_open: no endianness specified�internal error: mt_cgen_cpu_open: unsupported argument `%d'�internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: or1k_cgen_cpu_open: no endianness specified�internal error: or1k_cgen_cpu_open: unsupported argument `%d'�internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: unknown hardware resource�internal error: unknown operand, %s�internal error: unrecognized field %d while building insn�internal error: unrecognized field %d while decoding insn�internal error: unrecognized field %d while getting int operand�internal error: unrecognized field %d while getting vma operand�internal error: unrecognized field %d while parsing�internal error: unrecognized field %d while printing insn�internal error: unrecognized field %d while setting int operand�internal error: unrecognized field %d while setting vma operand�internal error: xc16x_cgen_cpu_open: no endianness specified�internal error: xc16x_cgen_cpu_open: unsupported argument `%d'�internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: xstormy16_cgen_cpu_open: no endianness specified�internal error: xstormy16_cgen_cpu_open: unsupported argument `%d'�internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal relocation type invalid�internal: non-debugged code (test-case missing): %s:%d�invalid %function() here�invalid Ddd value�invalid R operand�invalid address type for operand�invalid addressing mode�invalid arithmetic immediate�invalid bat number�invalid conditional option�invalid constant�invalid counter access�invalid extend/shift operator�invalid immediate, must be 1, 2, or 4�invalid mask field�invalid mfcr mask�invalid offset�invalid operand. type may have values 0,1,2 only.�invalid position, should be 0, 16, 32, 48 or 64.�invalid position, should be 0, 8, 16, or 24�invalid position, should be 16, 32, 64 or 128.�invalid position, should be one of: 0,4,8,...124.�invalid post-increment amount�invalid register�invalid register for stack adjustment�invalid register list�invalid register name�invalid register number, should be blink�invalid register number, should be fp�invalid register number, should be pcl�invalid register offset�invalid register operand when updating�invalid replicated MOV immediate�invalid shift amount�invalid shift operator�invalid size value must be on range 1-64.�invalid size, should be 1, 2, 4, or 8�invalid size, value must be �invalid sprg number�invalid tbr number�invalid value for CMEM ld/st immediate�invalid value for immediate�jump hint unaligned�junk at end of line�last register of the range doesn't fit�merging predicate expected due to preceding `movprfx'�missing `)'�missing `]'�missing extend operator�missing mnemonic in syntax string�missing register�most recent format '%s' appears more restrictive than '%s' �multiple note %s not handled �multiplier�negative immediate value not allowed�negative or unaligned offset expected�no insns mapped directly to terminal IC %s �no insns mapped directly to terminal IC %s [%s]�no shift amount allowed for 8-bit constants�not a valid r0l/r0h pair�offset(IP) is not a valid form�opcode %s has no class (ops %d %d %d) �operand is not zero�operand out of range (%ld not between %ld and %ld)�operand out of range (%ld not between %ld and %lu)�operand out of range (%lu not between %lu and %lu)�operand out of range (0x%lx not between 0 and 0x%lx)�operand out of range (not between 1 and 255)�out of memory�output register of preceding `movprfx' expected as output�output register of preceding `movprfx' not used in current instruction�output register of preceding `movprfx' used as input�overlapping field %s->%s �overwriting note %d with note %d (IC:%s) �p0-p7 expected�parse_addr16: invalid opindex.�percent-operator operand is not a symbol�position value is out of range�predicate register differs from that in preceding `movprfx'�predicated instruction expected after `movprfx'�previous `movprfx' sequence not closed�reading from a write-only register�reg pair must be contiguous�reg pair must start from even reg�register R30 is a limm indicator�register element index�register must be BLINK�register must be GP�register must be ILINK1�register must be ILINK2�register must be PCL�register must be R0�register must be R1�register must be R2�register must be R3�register must be SP�register must be either r0-r3 or r12-r15�register name used as immediate value�register number�register number must be even�register out of range�register size not compatible with previous `movprfx'�register source in immediate move�register unavailable for short instructions�relocation invalid for store�rotate expected to be 0, 90, 180 or 270�rotate expected to be 90 or 270�rsrc %s (%s) has no regs �shift amount�shift amount must be 0 or 12�shift amount must be 0 or 16�shift amount must be 0 or 8�shift amount must be a multiple of 16�shift is not permitted�shift operator expected�source and target register operands must be different�specified register cannot be read from�specified register cannot be written to�stack pointer register expected�syntax error (expected char `%c', found `%c')�syntax error (expected char `%c', found end of instruction)�unable to change directory to "%s", errno = %s �undefined�unexpected address writeback�unknown�unknown 0x%02lx�unknown 0x%04lx�unknown S/390 disassembler option: %s�unknown bitfield: %s �unknown broadcast operand: %s �unknown constraint `%c'�unknown operand shift: %x�unknown privilege spec set by %s=%s�unknown reg: %d�unrecognised disassembler CPU option: %s�unrecognised disassembler option: %s�unrecognised register name set: %s�unrecognized disassembler option with '=': %s�unrecognized disassembler option: %s�unrecognized form of instruction�unrecognized instruction�value must be a multiple of 16�value must be in the range 0 to 240�value must be in the range 0 to 28�value must be in the range 0 to 31�value must be in the range 1 to �value must be power of 2�value out of range 1 - 256�vector5 is out of range�vector8 is out of range�warning: ignoring unknown -M%s option�width value is out of range�writing to a read-only register�z0-z15 expected�z0-z7 expected�Project-Id-Version: opcodes 2.34.90 Report-Msgid-Bugs-To: bug-binutils@gnu.org PO-Revision-Date: 2020-07-23 21:19+0200 Last-Translator: Roland Illig <roland.illig@gmx.de> Language-Team: German <translation-team-de@lists.sourceforge.net> Language: de MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit X-Bugs: Report translation errors to the Language-Team address. X-Generator: Poedit 2.3.1 Plural-Forms: nplurals=2; plural=(n != 1); � � Für die obigen Optionen werden die folgenden Werte für »%s« unterstützt: � aliases Befehls-Aliase ausgeben. � debug_dump Temporärer Schalter für Debugspuren. � no-aliases Befehls-Aliase nicht ausgeben. � no-aliases Ausschließlich kanonische Befehle beim Disassemblieren verwenden, anstelle von Pseudobefehlen. � no-notes Befehls-Hinweise nicht ausgeben. � no-pc Programmzähler-Präfix nicht ausgeben. ctx4 Disassemblieren mit 4-Kontext-Modus erzwingen. ctx8 8-Kontext-Modus erzwingen, hat Vorrang.� notes Befehls-Hinweise ausgeben. � numeric Numerische Registernamen statt ABI-Namen ausgeben. � priv-spec=PRIV Die CSR gemäß der gewählten Privilegien-Angabe ausgeben (1.9, 1.9.1, 1.10, 1.11). � Die folgenden AARCH64-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden ARC-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden ARM-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: � Die folgenden MIPS-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden NFP-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden PPC-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: � Die folgenden RISC-V-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden S/390-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Die folgenden i386/x86-64-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): � Warnung: Da die Opcode-Klasse geraten ist, ist das Disassemblat möglicherweise falsch. Verwenden Sie -M<Klasse[,Klasse]>, um die korrekten Opcode-Klassen auszuwählen. � addr16 16-Bit-Adressgröße annehmen � addr32 32-Bit-Adressgröße annehmen � addr64 64-Bit-Adressgröße annehmen � amd64 Maschinenbefehl in AMD64-ISA anzeigen � att Maschinenbefehl in AT&T-syntax anzeigen � att-mnemonic Maschinenbefehl in AT&T-Mnemonic anzeigen � data16 16-Bit-Datengröße annehmen � data32 32-Bit-Datengröße annehmen � dpfp FPX-DP-Befehle erkennen. � dsp DSP-Befehle erkennen. � fpud Befehle für doppelt genaue FPU erkennen. � fpuda Befehle für hilfsweise doppelt genaue FPU erkennen. � fpus Befehle für einfach genaue FPU erkennen. � hex Direktwerte ausschließlich hexadezimal ausgeben. � i386 Im 32-Bit-Modus disassemblieren � i8086 Im 16-Bit-Modus disassemblieren � intel Maschinenbefehl in Intel-Syntax anzeigen � intel-mnemonic Maschinenbefehl in Intel-Mnemonic anzeigen � intel64 Maschinenbefehl in Intel64-ISA anzeigen � nps400 NPS400-Befehle erkennen. � quarkse_em FPU-QuarkSE-EM-Befehle erkennen. � spfp FPX-SP-Befehle erkennen. � suffix Maschinenbefehl-Suffix immer in AT&T-Syntax anzeigen � x86-64 Im 64-Bit-Modus disassemblieren �# Interner Fehler, unerkannter Modifikator (%c)�# Interner Fehler, undefinierter Operand in „%s %s“�$<undefiniert>�%d ungenutzte Bits in i386_cpu_flags. �%d ungenutzte Bits in i386_operand_type. �%dsp16() hat als Parameter eine symbolische Adresse, keine Zahl�%dsp8() hat als Parameter eine symbolische Adresse, keine Zahl�%s: %d: Hier fehlt eine »)« im Bitfeld: %s �%s: %d: Unbekanntes Bitfeld: %s �%s: Fehler: �%s: Warnung: �%s: Fehler: �LSL-Operator ist hier nicht erlaubt�ROR-Operator ist hier nicht erlaubt�(DP) Offset außerhalb des gültigen Bereichs.�(SP) Offset außerhalb des gültigen Bereichs.�(unbekannt)�*ungültig*�Unbekannter Operandentyp: %d*�*unbekannt*�, <ungültiger CRC-Operator>, �.<falsch>�21-Bit-Offset außerhalb des gültigen Bereichs�64-Bit-Adresse ist deaktiviert�<falsch>�<Funktionscode %d>�<ungültiger Maschinenbefehl>�<ungültige Genauigkeit>�<ungültige Registernummer>�<interner Disassemblerfehler>�<interner Fehler in der Opcode-Tabelle: %s %s> �<ungültige CC-Register-Nummer>�<ungültiger Zweig>[�<ungültige cacheop-Nummer>�<Ungültige Befehlsaktion %d:%d:%d>[]�<Ungültiges Befehlsziel %d:%d:%d>[]�<ungültiger Bedingungscode>�<ungültiges Flag>�<ungültige Gleitkomma-CC-Register-Nummer>�<ungültige Operandengröße>�<ungültige prefop-Nummer>�<ungültige Registernummer>�<ungültige Registernummer>�<ungültige S-Register-Nummer>�<ungültige Größe>�<ungültige V-Register-Nummer>�<ungültiger Maschinenbefehl>�<unbekanntes Register %d>�ABBRUCH: Unbekannter Operand�Adresse 0x%s ist außerhalb des gültigen Bereichs. �Beim Generieren der Erweiterungsoperationen für die Befehle ist ein Fehler aufgetreten�Annnehmen, dass alle Befehle Thumb-Befehle sind�Versuch, ein gesetztes Bit von 0 zu bestimmen�BO-Wert führt nicht zu Sprungvorhersage, bei Verwendung der Modifikatoren »+« oder »-«�Ungültiger Direktausdruck�Ungültiges Register beim Post-Increment�Ungültiges Register beim Pre-Increment�Falscher Registername�Oh, oh. Hier ist richtig was kaputt in parse_imm16!�Die Bitnummer, um das allgemeine Register zu indizieren, ist außerhalb des gültigen Bereichs 0-15�Byteadresse benötigt -- muss gerade sein.�CpuMax != %d �"register"-Namen disassemblieren�Im ESA-Architektur-Modus disassemblieren�Im z/-Architektur-Modus disassemblieren�Keine Ahnung, wie ich die Abhängigkeit »# %s« angeben soll. �Ich verstehe »0x%x« nicht. �CDE-Erweiterungen für Koprozessor-N-Raum aktivieren�Fehler beim Verarbeiten von Abschnitt %u �Fehler: Lesen aus dem Speicher fehlgeschlagen�Vorangehende Sprungmarke untersuchen, um die Befehlsart festzustellen�Datei hat ungültigen ME-Config-Abschnitt.�Datei hat keinen ME-Config-Abschnitt.�GPR ungerade ist ungültig�Hmmmm 0x%x�IC Bemerkung %d für Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d. �IC Bemerkung %d in Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d. �IC:%s [%s] hat weder Terminale noch Unterklassen �IC:%s hat weder Terminale noch Unterklassen �Direktwert liegt außerhalb des gültigen Bereichs -128 bis 127�Direktwert liegt außerhalb des gültigen Bereichs -32768 bis 32767�Direktwert liegt außerhalb des gültigen Bereichs -512 bis 511�Direktwert liegt außerhalb des gültigen Bereichs -7 bis 8�Direktwert liegt außerhalb des gültigen Bereichs -8 bis 7�Direktwert liegt außerhalb des gültigen Bereichs 0 bis 65535�Ungültige NFP-Option: %s�Ungültige Größenangabe�Das LP_COUNT-Register kann nicht als Zielregister verwendet werden�Sprungmarke verträgt sich nicht mit »Rx«�Sprungmarke verträgt sich nicht mit dem Registername�Das »#«-Präfix felht�Das ».«-Präfix fehlt�Das »pag:«-Präfix fehlt�Das »pof:«-Präfix fehlt�Das »seg:«-Präfix fehlt�Das »sof:«-Präfix fehlt�Wohlbekannte globale Namen benennen�Keine Verlagerung für kleine Direktwerte�Das ist keine PC-relative Adresse.�Dieser Opcode kann nur $sp oder $15 als Parameter haben�Dieser Opcode kann nur $tp oder $13 als Parameter haben�Operand muss ein Symbol sein�Operand außerhalb des gültigen Bereichs -32768 bis 32767.�Bitte melden Sie diesen Fehler (auf Englisch, an https://www.sourceware.org/bugzilla/)�CP0-Register und HWR-Namen entsprechend der angegebenen Architektur ausgeben.�CP0-Registernamen entsprechend der angegebenen Architektur ausgeben. Vorgabe: abhängig von der Binärdatei, die disassembliert wird. �FPR-Namen entsprechend des angegebenen ABI ausgeben. Vorgabe: numerisch. �GPR- und FPR-Namen entsprechend des angegebenen ABI ausgeben. �Namen der Mehrzweckregister entsprechend des angegebenen ABI ausgeben. Standard: abhängig von der Binärdatei, die disassembliert wird. �HWR-Namen entsprechend der angegebenen Architektur ausgeben. Vorgabe: abhängig von der Binärdatei, die disassembliert wird. �Unbekannte Befehle anhand ihrer Länge aus den ersten beiden Bits ausgeben�MSA-Befehle erkennen. �Befehle für Global INValidate (GINV) Adressraumerweiterung erkennen. �Die Loongson-Befehle für Content Address Memory (CAM) erkennen. �Die Loongson-Befehle für EXTensions (EXT) erkennen. �Die Loongson-Befehle für EXTensions R2 (EXT2) erkennen. �Die Loongson-ASE-Befehle für MultiMedia extensions Instructions (MMI) erkennen. �Befehle für eXtended Physical Address (XPA) Adressraumerweiterung erkennen. �ASE-Befehle für Virtualisierung erkennen. �Registerliste ist ungültig�Das Register muss zwischen r0 und r7 liegen�Das Register muss zwischen r8 und r15 liegen�Die Registernummer ist nicht gültig�SR/RelID l liegt außerhalb des gültigen Bereichs�Zu SVE-»movprfx« kompatibler Befehl erwartet�SVE-Befehl hinter »movprfx« erwartet�SelID liegt außerhalb des gültigen Bereichs�Rohe Registernamen auswählen�Von GCC verwendete Registernamen auswählen�Von ARMs ISA-Dokumentation verwendete Registernamen verwenden�In APCS verwendete Registernamen auswählen�In ATPCS verwendete Registernamen auswählen�Spezielle Registernamen für ATPCS auswählen�Kleiner Operand war keine Direktzahl�Nummer des Spezialregisters ist außerhalb des gültigen Bereichs�Syntaxfehler: Kein abschließendes »)«�Die folgenden WebAssembly-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: �Der Operand des Prozent-Operators ist kein Symbol�UIMM = 0000 ist ungültig�UIMM-Werte > 15 sind ungültig�UIMM-Werte > 7 sind ungültig�Unbekannter Fehler %d �Kanonische Form der Befehle verwenden. �VSR überlappt den ACC-Operanden�Der Wert ist nicht ausreichend ausgerichtet�Wert des A-Operanden muss entweder 0 oder 1 sein�Schlüsselwort »W« ist im Operandenplatz »FR« ungültig.�W-Register erwartet�Warnung: Disassemblat unzuverlässig – nicht genügend Bytes verfügbar�Warnung: Ungültig als 2-Op-Maschinenbefehl�Warnung: Ungültig als Emulations-Maschinenbefehl�Warnung: Benutzung der reservierten A/L- und B/W-Bits erkannt�Warnung: Die Ressource »%s (%s)« hat keine »chks«. �Warnung: Die Ressource »%s (%s)« hat keine »chks« oder Register. �Warnung: Unbekannter CALLA-Adressierungsmodus�Mögliche Werte liegen zwischen -1 und 6�Adressregister im Ladebereich (load range)�Adressen-Zurückschreiben erwartet�Assertion fehlgeschlagen: %s:%d�Versuch, die at-Bits zusammen mit dem Modifikator »+« oder »-« zu setzen�Versuch, das y-Bit zusammen mit dem Modifikator »+« oder »-« zu setzen�internal error: case %d (%s) in %s:%d�Falscher Befehl »%.50s«�Falscher Befehl »%.50s...«�Bit,Basis liegt außerhalb des gültigen Bereichs�Bit,Basis liegt außerhalb des gültigen Bereichs für Symbol�Sprung-Operand ist nicht ausgerichtet (unaligned)�Verzweigung auf ungeraden Offset�Verzweigungswert außerhalb des gültigen Bereichs und zu einem ungeraden Offset.�Verzweigungswert außerhalb des gültigen Bereichs.�Byte-Relokation nicht unterstützt�Kann i386-init.h nicht anlegen, errno = %s �Kann i386-tbl.h nicht anlegen, errno = %s �Kann »%s« nicht zum Lesen finden �Kann »i386-reg.tbl« nicht zum Lesen finden, errno = %s �Kann »ia64-ic.tbl« nicht zum Lesen finden �Nummer des Zielregisters muss gerade sein�Nummer des Quellregisters muss gerade sein�CDE-Koprozessor muss zwischen 0 und 7 sein: %s�cgen_parse_address hat Symbol zurückgegeben, muss jedoch ein Literal sein.�Die Klasse »%s« wurde definiert, aber nicht benutzt. �»coproc« erfordert ein Argument: %s�Das Argument für »coprocN« akzeptiert nur die Werte »generic«, »cde« oder »CDE«: %s�Der Abstandswert ist nicht ausgerichtet.�Der Abstandswert ist außerhalb des gültigen Bereichs und nicht ausgerichtet�Der Abstandswert ist außerhalb des fültigen Bereichs.�Keine Ahnung, wie ich die Abhängigkeit »%% %s« angeben soll. �Direktwert dsp:16 liegt außerhalb des gültigen Bereichs�Direktwert dsp:20 liegt außerhalb des gültigen Bereichs�Direktwert dsp:24 liegt außerhalb des gültigen Bereichs�Direktwert dsp:6 liegt außerhalb des gültigen Bereichs�16, 32 oder 64 erwartet in�Adresse relativ zu got erwartet: got(Symbol)�Adresse relativ zu got erwartet: gotoffhi16(Symbol)�Adresse relativ zu got erwartet: gotofflo16(Symbol)�Adresse relativ zu gp erwartet: gp(Symbol)�Extend-Operator erwartet�Irrelevantes Register�Das erste Register im Bereich sollte r13 sein�Gleitkomma-Direktwert erwartet�Gleitkommazahl muss entweder 0.0 oder 1.0 sein�Gleitkommazahl muss entweder 0.5 oder 1.0 sein�Gleitkommazahl muss entweder 0.5 oder 2.0 sein�Unerlaubter Wert für L-Operanden�Unerlaubter Wert für PL-Operanden�Unerlaubter Wert für WC-Operanden�Ungültige Bitmaske�Ungültige ID (%d)�Unerlaubter Direktwert�Unerlaubte Benutzung von Klammern�imm10 liegt außerhalb des gültigen Bereichs�Direktwert imm:6 liegt außerhalb des gültigen Bereichs�Direktwert liegt außerhalb des gültigen Bereichs 0 bis 7�Direktwert liegt außerhalb des gültigen Bereichs 1 bis 2�Direktwert liegt außerhalb des gültigen Bereichs 1 bis 8�Direktwert liegt außerhalb des gültigen Bereichs 2 bis 9�Direkter Offset�Direktoperand außerhalb des gültigen Bereichs�Direktwert ist zu groß für Elementgröße�Direktwert�Ein Direktoperand kann kein Register sein�Direktwert außerhalb des gültigen Bereichs�Direktoperand außerhalb des gültigen Bereichs�Direkte Null erwartet�Inkompatibler L-Operandenwert�Indexregister im Ladebereich (load range)�Indexregister xzr ist nicht erlaubt�Der Befehl beginnt eine neue Abhängigkeitsfolge, ohne die vorherige zu beenden�Nicht genug Daten, um Befehl zu dekodieren�internal disassembler error�internal error: bad insn unit�internal error: bad major code�internal error: bad sparc-opcode.h: "%s" == "%s" �internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx �internal error: bad vliw->next_slot value�internal error: bpf_cgen_cpu_open: no endianness specified�internal error: bpf_cgen_cpu_open: unsupported argument `%d'�internal error: bpf_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: broken opcode descriptor for `%s %s'�internal error: don't know how to handle parsing results�internal error: epiphany_cgen_cpu_open: no endianness specified�internal error: epiphany_cgen_cpu_open: unsupported argument `%d'�internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: fr30_cgen_cpu_open: no endianness specified�internal error: fr30_cgen_cpu_open: unsupported argument `%d'�internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: frv_cgen_cpu_open: no endianness specified�internal error: frv_cgen_cpu_open: unsupported argument `%d'�internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: immediate() called with invalid byte count %d�internal error: ip2k_cgen_cpu_open: no endianness specified�internal error: ip2k_cgen_cpu_open: unsupported argument `%d'�internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: iq2000_cgen_cpu_open: no endianness specified�internal error: iq2000_cgen_cpu_open: unsupported argument `%d'�internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: lm32_cgen_cpu_open: no endianness specified�internal error: lm32_cgen_cpu_open: unsupported argument `%d'�internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: m32c_cgen_cpu_open: no endianness specified�internal error: m32c_cgen_cpu_open: unsupported argument `%d'�internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: m32r_cgen_cpu_open: no endianness specified�internal error: m32r_cgen_cpu_open: unsupported argument `%d'�internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: mep_cgen_cpu_open: no endianness specified�internal error: mep_cgen_cpu_open: unsupported argument `%d'�internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: mt_cgen_cpu_open: no endianness specified�internal error: mt_cgen_cpu_open: unsupported argument `%d'�internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: or1k_cgen_cpu_open: no endianness specified�internal error: or1k_cgen_cpu_open: unsupported argument `%d'�internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: unknown hardware resource�internal error: unknown operand, %s�internal error: unrecognized field %d while building insn�internal error: unrecognized field %d while decoding insn�internal error: unrecognized field %d while getting int operand�internal error: unrecognized field %d while getting vma operand�internal error: unrecognized field %d while parsing�internal error: unrecognized field %d while printing insn�internal error: unrecognized field %d while setting int operand�internal error: unrecognized field %d while setting vma operand�internal error: xc16x_cgen_cpu_open: no endianness specified�internal error: xc16x_cgen_cpu_open: unsupported argument `%d'�internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�internal error: xstormy16_cgen_cpu_open: no endianness specified�internal error: xstormy16_cgen_cpu_open: unsupported argument `%d'�internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'�Interne Verlagerungsart ungültig�internal error: non-debugged code (test-case missing): %s:%d�%function() ist hier ungültig�Ungültiger Ddd-Wert�Ungültiger R-Operand�Ungültiger Adresstyp für Operand�Ungültiger Adressierungsmodus�Ungültiger Wert für Direktwert�Ungültige bat-Nummer�Ungültige bedingte Option�Ungültige Konstante�Ungültiger Zugriff auf Zähler�Nicht erlaubter Extend/Shift-Operator�Ungültiger Direktwert; muss 1, 2 oder 4 sein�Ungültiges Maskierungsfeld�Ungültige mfcr-Maske�Ungültiger Offset�Ungültiger Operand. Die Art kann nur 0, 1 oder 2 sein.�Ungültige Position; muss 0, 16, 32, 48 oder 64 sein.�Ungültige Position; muss 0, 8, 16 oder 24 sein�Ungültige Position; muss 16, 32, 64 oder 128 sein.�Ungültige Position; muss 0, 4, 8, ..., 124 sein.�Nicht erlaubte Anzahl im Post-Inkrement�Ungültiges Register�Ungültiges Register für Stackanpassung�Ungültige Registerliste�Falscher Registername�Ungültige Registernummer, sollte blink sein�Ungültige Registernummer, sollte Gleitkomma sein�Ungültige Registernummer, sollte pcl sein�Ungültiger Register-Offset�Ungültiger Registeroperand beim Aktualisieren�Ungültiger replizierter Direktwert für MOV�Ungültige Schiebeanzahl�Ungültiger Schiebeoperator�Ungültiger Wert für Größe; muss im Bereich 1-64 sein.�Ungültige Größe; muss 1, 2, 4 oder 8 sein�Ungültige Größe, muss sein: �Ungültige sprg-Nummer�Ungültige tbr-Nummer�Ungültiger Wert für Direktwert von CMEM ld/st�Ungültiger Wert für Direktwert�Sprunghinweis ist nicht ausgerichtet (unaligned)�Müll am Ende der Zeile�Letztes Register des Bereichs passt nicht�Zusammenführende Bedingung erwartet, aufgrund des vorangehenden »movprfx«�Fehlende »)«.�Hier fehlt eine »]«.�Extend-Operator fehlt�Fehlender Mnemonic im Syntaxstring�Fehlendes Register�Das letzte Format »%s« scheint strenger zu sein als »%s«. �Mehrfache Bemerkung »%s« nicht verarbeitet. �Multiplikator�Negativer Direktwert nicht erlaubt�Negativer oder unausgerichteter Offset erwartet�Kein Befehl ist dem Terminal-IC »%s« direkt zugeordnet. �Kein Befehl ist dem Terminal-IC »%s [%s]« direkt zugeordnet�Schieben ist für 8-Bit-Konstanten nicht möglich�Kein gültiges r0l/r0h-Paar�»offset(IP)« ist keine gültige Form�Opcode %s hat keine Klasse (Operanden %d %d %d) �Operand ist nicht null�Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %ld)�Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %lu)�Operand außerhalb des gültigen Bereichs (%lu ist nicht zwischen %lu und %lu)�Operand außerhalb des gültigen Bereichs (0x%lx ist nicht zwischen 0 und 0x%lx).�Operand außerhalb des gültigen Bereichs (1 bis 255)�Zu wenig Speicher�Ausgaberegister des vorangehenden »movprfx« auch hier als Ausgabe erwartet�Ausgaberegister des vorangehenden »movprfx« wird in aktuellem Befehl nicht verwendet�Ausgaberegister des vorangehenden »movprfx« wird als Eingabe verwendet�Überlappendes Feld »%s->%s«. �Überschreibe Bemerkung %d mit Bemerkung %d (IC:%s) �p0-p7 erwartet�parse_addr16: Ungültiger Operatorindex.�Der Prozent-Operator ist kein Symbol�Positionswert außerhalb des gültigen Bereichs�Bedingungsregister unterscheidet sich von dem im vorangehenden »movprfx«�Bedingter Befehl nach »movprfx« erwartet�Vorherige »movprfx«-Folge nicht beendet�Versuch, ein lesegeschütztes Register auszulesen�Registerpaar muss zusammenhängend sein�Registerpaar muss mit geradem Register anfangen�Register R30 ist ein limm-Indikator�Register-Elementindex�Register muss BLINK sein�Register muss GP sein�Register muss ILINK1 sein�Register muss ILINK2 sein�Register muss PCL sein�Register muss R0 sein�Register muss R1 sein�Register muss R2 sein�Register muss R3 sein�Register muss SP sein�Register muss entweder r0-r3 oder r12-r15 sein�Registername fälschlicherweise als Direktwert benutzt�Registernummer�Die Registernummer muss gerade sein�Register außerhalb des gültigen Bereichs�Registergröße nicht mit vorangehendem »movprfx« kompatibel�Register-Quelle in direktem »mov«�Dieses Register steht in kurzen Maschinenbefehlen nicht zur Verfügung�Verlagerung für Speicherbefehl ungültig�Rotation muss 0, 90, 180 oder 270 sein�Rotation muss 90 oder 270 sein�Die Ressource »%s (%s)« hat keine Register �Schiebeanzahl�Schiebeanzahl muss 0 oder 12 sein�Schiebeanzahl muss 0 oder 16 sein�Schiebeanzahl muss 0 oder 8 sein�Schiebeanzahl muss ein Vielfaches von 16 sein�Schieben ist hier nicht erlaubt�Schiebe-Operator erwartet�Die Operanden für das Quell- und Zielregister müssen verschieden sein�Aus dem angegebenen Register kann nicht gelesen werden�In das angegebene Register kann nicht geschrieben werden�Stackpointer-Register erwartet�Syntaxfehler (erwartetes Zeichen »%c«, gefunden »%c«)�Syntaxfehler (Zeichen »%c« erwartet, Befehlsende bekommen)�Kann nicht in das Verzeichnis »%s« wechseln, errno = %s �undefiniert�Unerwartetes Adressen-Zurückschreiben�unbekannt�unbekannt 0x%02lx�unbekannt 0x%04lx�Unbekannte S/390-Disassembler-Option: %s�Unbekanntes Bitfeld: %s �Unbekannter Broadcast-Operand: %s �Unbekannte Einschränkung »%c«�Unbekannte Operandenverschiebung: %x�Unbekannte Privilegien-Angabe durch %s=%s�Unbekanntes Register: %d�Unbekannte Disassembler-CPU-Option: %s�Unbekannte Disassembler-Option: %s�Unbekannte Registernamensmenge: %s�Unbekannte Disassembler-Option mit »=«: %s�Unbekannte Disassembler-Option: %s�Unbekannte Befehlsform�Unbekannter Befehl�Wert muss ein Vielfaches von 16 sein�Wert muss im Bereich von 0 bis 240 liegen�Wert muss im Bereich von 0 bis 28 liegen�Wert muss im Bereich von 0 bis 31 liegen�ÜBERSETZUNGSPROBLEM: Wert muss im Bereich von 1 bis $$$ liegen�Wert muss eine Zweierpotenz sein�Wert muss im Bereich 1-256 liegen�vector5 liegt außerhalb des gültigen Bereichs�vector8 liegt außerhalb des gültigen Bereichs�Warnung: Unbekannte Option »-M%s« wird ignoriert�Breitenwert außerhalb des gültigen Bereichs�Versuch, ein schreibgeschütztes Register zu beschreiben�z0-z15 erwartet�z0-z7 erwartet�